Projet de fin d'étude : Conception Analogique d’un Générateur de Tension VDD pour Tag RFID UHF Passif en CMOS 180 nm
Etudiant : ES-SADEQY AYOUB
Filière : Master Microélectronique, Signaux et Systèmes (2ME2S)
Encadrant : Pr. EL ALAMI RACHID (P)
Annèe : 2024
Résumé : Ce mémoire décrit la conception d'un générateur VDD en technologie CMOS circuit 180 nm à la fréquence de 900 Mhz afin d'avoir une tension de sortie d'environ 1 V, et qui doit être constante et stable pour des applications dans le domaine des tags RFID UHF passifs. L'objectif de ce travail réside dans l'optimisation du bloc de récupération d’énergie basé sur le circuit MOS, qui est généralement de faible consommation, ce qui lui confère un grand intérêt notamment pour la recherche d'information basée sur la RFID où le problème de l'énergie est primordial. Le schéma occupe une petite surface active de 35 µm x 69 µm en CMOS 180 nm.